Percobaan 1 Kondisi 1
Buatlah rangkaian seperti gambar percobaan 1 dengan output menjadi 8 bit
2. Gambar Rangkaian Simulasi
[Kembali]
3. Video Simulasi [Kembali]
4. Prinsip Kerja
[Kembali]
Dalam percobaan 1, kondisi 1, digunakan logicprobe untuk menghasilkan output rangkaian sebanyak 8 bit. Rangkaian ini termasuk dalam jenis shift register SISO, yang berarti data masuk dan keluar secara serial. Setiap flip-flop menerima masukan dari flip-flop sebelumnya, dimulai dari flip-flop pertama yang menerima masukan dari input. Rangkaian ini terhubung dengan switch yang terhubung ke sumber tegangan (VCC) dan ground.
Input J dan K pada flip-flop terhubung ke switch 10 yang telah dihubungkan dengan gerbang logika NOT. Hal ini mengakibatkan input pada switch 10 akan di-NOT kan dan menjadi input pada kaki K flip-flop. Sementara itu, semua kaki S terhubung dengan switch SPDT dan kaki CLK terhubung dengan gerbang logika AND.
Pada rangkaian ini, bit data akan bergeser dari bit pertama hingga bit ke-8 keluaran setiap kali ada input logika baru yang diinputkan pada inputan IC J-K flip flop pertama. Dengan demikian, rangkaian shift register ini dapat menyimpan memori sementara ketika data bergeser menuju keluaran bit ke-8, mencakup rentang keluaran 8 bit.
5. Link Download
[Kembali]
- Download HTML [klik disini]
- Download Rangkaian Simulasi [klik disini]
- Download Video Simulasi [klik disini]
- Download Datasheet ic 7411 [klik disini]
- Download Datasheet gerbang logika NOT [klik disini]
- Download Datasheet gerbang logika AND [klik disini]
Tidak ada komentar:
Posting Komentar